# Deney1) Half Adder

- Bu deneyde, 1 bitlik yarım toplayıcı (half adder) VHDL dili ile yazılarak **ALTERA-DE0** kartı üzerinde çalıştırılacaktır.
- Quartus ve Modelsim programlarının kullanımı öğrenilecektir.

|            | Family:     | Name:        |
|------------|-------------|--------------|
| ALTERA-DE0 | Cyclone III | EP3C16F484C6 |

### 1a) Half adder

Yarı toplayıcılar verilen iki değeri toplar ve sonuç ile birlikte bir elde çıkışı üretir. Doğruluk tablosu aşağıda verilmiştir.

A,B: 1 bitlik girişler S: 1 bitlik toplam sonucu C: 1 bitlik elde sonucu

| A | В | S | C |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |

Şematiği aşağıda verilen tasarım için VHDL kodlarını Quartus programıyla yazınız ve Modelsim programıyla simule ediniz.



#### Dip not:

\*kullanılan kütüphaneler:

library IEEE;

use IEEE.STD\_LOGIC\_1164.ALL;

use IEEE.STD\_LOGIC\_ARITH.ALL;

use IEEE.STD\_LOGIC\_UNSIGNED.ALL;

## \*entity adı dosya adı ile aynı olmalıdır.

\*VHDL dilinde 1 bitlik logic sayılar **std\_logic** türüyle, **girişler in çıkışlar out** moduyla tanımlanır.

\*İşlem sonuçları **sadece sola doğru atanır** ve std\_logic/std\_logic\_vector türleri için "<=" sembolü kullanılır. (örn: S <= A xor B; )

<sup>\*</sup> pin atamaları için "DE0 user manuel" dökumanına bakınız.

# Deneyin örnek kodu